Renesas Electronics, Buffert, 28 Ben, TSSOP
- RS-artikelnummer:
- 235-8708
- Tillv. art.nr:
- 9DB106BGLFT
- Tillverkare / varumärke:
- Renesas Electronics
Antal (1 rulle med 2000 enheter)*
66 782,00 kr
(exkl. moms)
83 478,00 kr
(inkl. moms)
GRATIS leverans för online beställningar över 500,00 kr
Tillfälligt slut
- Leverans från den 25 maj 2026
Behöver du mer? Ange den kvantitet du behöver och klicka på "Kontrollera leveransdatum"
Enheter | Per enhet | Per rulle* |
|---|---|---|
| 2000 + | 33,391 kr | 66 782,00 kr |
*vägledande pris
- RS-artikelnummer:
- 235-8708
- Tillv. art.nr:
- 9DB106BGLFT
- Tillverkare / varumärke:
- Renesas Electronics
Specifikationer
Datablad
Lagstiftning och ursprungsland
Produktdetaljer
Hitta liknande produkter genom att välja ett eller flera attribut.
Välj alla | Attribut | Värde |
|---|---|---|
| Varumärke | Renesas Electronics | |
| Produkttyp | Buffert | |
| Maximal ingångsfrekvens | 105MHz | |
| Maximal utbredningsfördröjningstid | 150ps | |
| Fästetyp | Yta | |
| Kapseltyp | TSSOP | |
| Antal ben | 28 | |
| Antal utgångar | 6 | |
| Minsta matningsspänning | 3.135V | |
| Maximal matningsspänning | 3.465V | |
| Minsta arbetsstemperatur | 0°C | |
| Maximal arbetstemperatur | 70°C | |
| Bredd | 4.4 mm | |
| Längd | 9.7mm | |
| Serie | 9DB106 | |
| Standarder/godkännanden | PCIe Gen1 and Gen2 | |
| Höjd | 1mm | |
| Fordonsstandard | Nej | |
| Välj alla | ||
|---|---|---|
Varumärke Renesas Electronics | ||
Produkttyp Buffert | ||
Maximal ingångsfrekvens 105MHz | ||
Maximal utbredningsfördröjningstid 150ps | ||
Fästetyp Yta | ||
Kapseltyp TSSOP | ||
Antal ben 28 | ||
Antal utgångar 6 | ||
Minsta matningsspänning 3.135V | ||
Maximal matningsspänning 3.465V | ||
Minsta arbetsstemperatur 0°C | ||
Maximal arbetstemperatur 70°C | ||
Bredd 4.4 mm | ||
Längd 9.7mm | ||
Serie 9DB106 | ||
Standarder/godkännanden PCIe Gen1 and Gen2 | ||
Höjd 1mm | ||
Fordonsstandard Nej | ||
The Renesas Electronics zero delay buffer supports PCIe Gen1 and Gen2 clocking requirements. The is driven by a differential SRC output pair from an IDT compliant main clock generator. It attenuates jitter on the input clock and has a selectable PLL bandwidth to maximize performance in systems with or without Spread spectrum clocking. An SMBus interface allows control of the PLL bandwidth and bypass options, while 2 clock request pins make the suitable for Express card applications.
Selectable pll bandwidth minimizes jitter peaking in downstream plls
Spread spectrum compatible tracks spreading input clock for low emi
Smbus interface unused outputs can be disabled
