Nexperia, Latch av typ D, Transparent, 8 Bit, 3 lägen, 20 Ben, SO 8
- RS-artikelnummer:
- 170-7988
- Tillv. art.nr:
- 74HCT573D,653
- Tillverkare / varumärke:
- Nexperia
Antal (1 rulle med 2000 enheter)*
6 240,00 kr
(exkl. moms)
7 800,00 kr
(inkl. moms)
Lägg till 2000 enheter för att få fri frakt
Tillfälligt slut
- Leverans från den 31 augusti 2026
Behöver du mer? Ange den kvantitet du behöver och klicka på "Kontrollera leveransdatum"
Enheter | Per enhet | Per rulle* |
|---|---|---|
| 2000 + | 3,12 kr | 6 240,00 kr |
*vägledande pris
- RS-artikelnummer:
- 170-7988
- Tillv. art.nr:
- 74HCT573D,653
- Tillverkare / varumärke:
- Nexperia
Specifikationer
Datablad
Lagstiftning och ursprungsland
Produktdetaljer
Hitta liknande produkter genom att välja ett eller flera attribut.
Välj alla | Attribut | Värde |
|---|---|---|
| Varumärke | Nexperia | |
| Logikfamilj | 74HCT | |
| Produkttyp | Latch av typ D | |
| Logikfunktion | D-typ | |
| Spärrläge | Transparent | |
| Antal bitar | 8 | |
| Antal kanaler | 8 | |
| Utgångstyp | 3 lägen | |
| Polaritet | Icke inverterande | |
| Fästetyp | Yta | |
| Kapseltyp | SO | |
| Minsta matningsspänning | 4.5V | |
| Antal ben | 20 | |
| Maximal matningsspänning | 5.5V | |
| Minsta arbetsstemperatur | -40°C | |
| Maximal arbetstemperatur | 125°C | |
| Standarder/godkännanden | No | |
| Längd | 13mm | |
| Serie | 74HCT | |
| Höjd | 2.45mm | |
| Bredd | 7.6 mm | |
| Fordonsstandard | Nej | |
| Välj alla | ||
|---|---|---|
Varumärke Nexperia | ||
Logikfamilj 74HCT | ||
Produkttyp Latch av typ D | ||
Logikfunktion D-typ | ||
Spärrläge Transparent | ||
Antal bitar 8 | ||
Antal kanaler 8 | ||
Utgångstyp 3 lägen | ||
Polaritet Icke inverterande | ||
Fästetyp Yta | ||
Kapseltyp SO | ||
Minsta matningsspänning 4.5V | ||
Antal ben 20 | ||
Maximal matningsspänning 5.5V | ||
Minsta arbetsstemperatur -40°C | ||
Maximal arbetstemperatur 125°C | ||
Standarder/godkännanden No | ||
Längd 13mm | ||
Serie 74HCT | ||
Höjd 2.45mm | ||
Bredd 7.6 mm | ||
Fordonsstandard Nej | ||
The 74HC573, 74HCT573 is an 8-bit D-type transparent latch with 3-state outputs. The device features latch enable (LE) and output enable (OE) inputs. When LE is HIGH, data at the inputs enter the latches. In this condition the latches are transparent, a latch output will change each time its corresponding D-input changes. When LE is LOW the latches store the information that was present at the inputs a set-up time preceding the HIGH-to-LOW transition of LE. A HIGH on OE causes the outputs to assume a high-impedance OFF-state.
Mixed 5 V and 3.3 V applications
Save board space
Low cost interface solutions
Improved signal integrity for complex layouts
Wide supply voltage range
Low propagation delay
Overvoltage tolerant
Source termination
Low input threshold
CMOS low power
Key applications
Memory controllers
Backplane interfaces
