Infineon, Klockbuffert, 8 Ben, SOIC
- RS-artikelnummer:
- 273-7327
- Tillv. art.nr:
- CY2305SXI-1
- Tillverkare / varumärke:
- Infineon
Mängdrabatt möjlig
Antal (1 enhet)*
29,57 kr
(exkl. moms)
36,96 kr
(inkl. moms)
Lägg till 20 enheter för att få fri frakt
Sista RS lager
- Slutlig(a) 61 enhet(er), redo att levereras
Enheter | Per enhet |
|---|---|
| 1 - 9 | 29,57 kr |
| 10 - 24 | 25,31 kr |
| 25 - 49 | 24,86 kr |
| 50 - 99 | 24,42 kr |
| 100 + | 21,95 kr |
*vägledande pris
- RS-artikelnummer:
- 273-7327
- Tillv. art.nr:
- CY2305SXI-1
- Tillverkare / varumärke:
- Infineon
Specifikationer
Datablad
Lagstiftning och ursprungsland
Produktdetaljer
Hitta liknande produkter genom att välja ett eller flera attribut.
Välj alla | Attribut | Värde |
|---|---|---|
| Varumärke | Infineon | |
| Produkttyp | Klockbuffert | |
| Maximal ingångsfrekvens | 133MHz | |
| Fästetyp | Yta | |
| Maximal utbredningsfördröjningstid | 8.7ns | |
| Kapseltyp | SOIC | |
| Antal ben | 8 | |
| Antal utgångar | 8 | |
| Minsta matningsspänning | 3V | |
| Maximal matningsspänning | 3.6V | |
| Minsta arbetsstemperatur | 0°C | |
| Maximal arbetstemperatur | 70°C | |
| Standarder/godkännanden | No | |
| Serie | CY2305 | |
| Längd | 5.84mm | |
| Höjd | 1.5mm | |
| Bredd | 4.8 mm | |
| Fordonsstandard | Nej | |
| Välj alla | ||
|---|---|---|
Varumärke Infineon | ||
Produkttyp Klockbuffert | ||
Maximal ingångsfrekvens 133MHz | ||
Fästetyp Yta | ||
Maximal utbredningsfördröjningstid 8.7ns | ||
Kapseltyp SOIC | ||
Antal ben 8 | ||
Antal utgångar 8 | ||
Minsta matningsspänning 3V | ||
Maximal matningsspänning 3.6V | ||
Minsta arbetsstemperatur 0°C | ||
Maximal arbetstemperatur 70°C | ||
Standarder/godkännanden No | ||
Serie CY2305 | ||
Längd 5.84mm | ||
Höjd 1.5mm | ||
Bredd 4.8 mm | ||
Fordonsstandard Nej | ||
The Infineon Zero delay buffer designed to distribute high speed clocks. It accepts one reference input and drives out five low skew clocks. All parts have on chip PLLs which lock to an input clock on the REF pin. The PLL feedback is on chip and is obtained from the CLKOUT pad. This buffer devices can accept the same input clock and distribute it. In this case, the skew between the outputs of two devices is guaranteed to be less than 700 ps.
60 ps typical cycle to cycle jitter
Zero input output propagation delay
Test mode to bypass phase locked loop
Compatible with Pentium based systems
