Renesas Electronics, PLL-klockbuffert, 28 Ben, TSSOP-28
- RS-artikelnummer:
- 264-3528
- Tillv. art.nr:
- 9DB106BGILFT
- Tillverkare / varumärke:
- Renesas Electronics
Antal (1 förpackning med 2 enheter)*
87,92 kr
(exkl. moms)
109,90 kr
(inkl. moms)
GRATIS leverans för online beställningar över 500,00 kr
I lager
- Dessutom levereras 1 920 enhet(er) från den 23 februari 2026
Behöver du mer? Ange den kvantitet du behöver och klicka på "Kontrollera leveransdatum"
Enheter | Per enhet | Per förpackning* |
|---|---|---|
| 2 + | 43,96 kr | 87,92 kr |
*vägledande pris
- RS-artikelnummer:
- 264-3528
- Tillv. art.nr:
- 9DB106BGILFT
- Tillverkare / varumärke:
- Renesas Electronics
Specifikationer
Datablad
Lagstiftning och ursprungsland
Produktdetaljer
Hitta liknande produkter genom att välja ett eller flera attribut.
Välj alla | Attribut | Värde |
|---|---|---|
| Varumärke | Renesas Electronics | |
| Produkttyp | PLL-klockbuffert | |
| Maximal ingångsfrekvens | 105MHz | |
| Fästetyp | Yta | |
| Kapseltyp | TSSOP-28 | |
| Antal ben | 28 | |
| Antal utgångar | 6 | |
| Minsta matningsspänning | 3.3V | |
| Maximal matningsspänning | 4.6V | |
| Minsta arbetsstemperatur | -65°C | |
| Maximal arbetstemperatur | 150°C | |
| Serie | 9DB106 | |
| Standarder/godkännanden | RoHS | |
| Höjd | 1.2mm | |
| Längd | 6.4mm | |
| Fordonsstandard | Nej | |
| Välj alla | ||
|---|---|---|
Varumärke Renesas Electronics | ||
Produkttyp PLL-klockbuffert | ||
Maximal ingångsfrekvens 105MHz | ||
Fästetyp Yta | ||
Kapseltyp TSSOP-28 | ||
Antal ben 28 | ||
Antal utgångar 6 | ||
Minsta matningsspänning 3.3V | ||
Maximal matningsspänning 4.6V | ||
Minsta arbetsstemperatur -65°C | ||
Maximal arbetstemperatur 150°C | ||
Serie 9DB106 | ||
Standarder/godkännanden RoHS | ||
Höjd 1.2mm | ||
Längd 6.4mm | ||
Fordonsstandard Nej | ||
- COO (ursprungsland):
- TW
The Renesas Electronics differential buffer is a zero delay buffer which supports PCIe Gen1 and Gen2 clocking requirements. It is driven by a differential SRC output pair from an IDT CK410 or CK505 compliant main clock generator. It attenuates jitter on the input clock and has a selectable PLL bandwidth to maximize performance in systems with or without spread spectrum clocking. An SMBus interface allows control of the PLL bandwidth and bypass options while 2 clock request pins make the device suitable for express card applications.
SMBus interface or unused outputs can be disabled here
Spread spectrum compatible or tracks spreading input clock for low EMI available
PLL or bypass mode or PLL can dejitter incoming clock present
6 to 0.7 V current mode differential output pairs
