Renesas Electronics, PCIe differentiell buffert ., 20 Ben, TSSOP
- RS-artikelnummer:
- 254-4986
- Tillv. art.nr:
- 9DB102BGLF
- Tillverkare / varumärke:
- Renesas Electronics
För närvarande inte tillgänglig
Vi vet inte om den här artikeln kommer tillbaka i lager, RS har för avsikt att ta bort den från vårt utbud snart.
- RS-artikelnummer:
- 254-4986
- Tillv. art.nr:
- 9DB102BGLF
- Tillverkare / varumärke:
- Renesas Electronics
Specifikationer
Datablad
Lagstiftning och ursprungsland
Produktdetaljer
Hitta liknande produkter genom att välja ett eller flera attribut.
Välj alla | Attribut | Värde |
|---|---|---|
| Varumärke | Renesas Electronics | |
| Produkttyp | PCIe differentiell buffert . | |
| Maximal ingångsfrekvens | 101MHz | |
| Fästetyp | Yta | |
| Maximal utbredningsfördröjningstid | 4.2ns | |
| Kapseltyp | TSSOP | |
| Antal ben | 20 | |
| Antal utgångar | 4 | |
| Minsta matningsspänning | 2.7V | |
| Maximal matningsspänning | 5.5V | |
| Minsta arbetsstemperatur | -40°C | |
| Maximal arbetstemperatur | 85°C | |
| Bredd | 6.2 mm | |
| Serie | ICS9DB102 | |
| Standarder/godkännanden | RoHS | |
| Höjd | 1.75mm | |
| Längd | 8.75mm | |
| Fordonsstandard | Nej | |
| Välj alla | ||
|---|---|---|
Varumärke Renesas Electronics | ||
Produkttyp PCIe differentiell buffert . | ||
Maximal ingångsfrekvens 101MHz | ||
Fästetyp Yta | ||
Maximal utbredningsfördröjningstid 4.2ns | ||
Kapseltyp TSSOP | ||
Antal ben 20 | ||
Antal utgångar 4 | ||
Minsta matningsspänning 2.7V | ||
Maximal matningsspänning 5.5V | ||
Minsta arbetsstemperatur -40°C | ||
Maximal arbetstemperatur 85°C | ||
Bredd 6.2 mm | ||
Serie ICS9DB102 | ||
Standarder/godkännanden RoHS | ||
Höjd 1.75mm | ||
Längd 8.75mm | ||
Fordonsstandard Nej | ||
The Renesas Electronics zero-delay buffer supports PCI express clocking requirements. it is driven by a differential SRC output pair from an ICS CK410/CK505-compliant main clock. It attenuates jitter on the input clock and has a selectable PLL band width to maximize performance in systems with or without spread-spectrum clocking.
CLKREQ pin for outputs 1 and 4/output enable for express card applications
PLL or bypass mode/PLL can dejitter incoming clock
Selectable PLL bandwidth/minimizes jitter peaking in downstream PLLs
Spread spectrum compatible/tracks spreading input clock for low EMI
SMBus interface/unused outputs can be disabled
Industrial temperature range available
