Toshiba AEC-Q100, Oktal D-latch, Transparent, 8 Bit, 20 Ben, TSSOP 8
- RS-artikelnummer:
- 171-3409
- Tillv. art.nr:
- 74VHC573FT
- Tillverkare / varumärke:
- Toshiba
Antal (1 förpackning med 25 enheter)*
95,15 kr
(exkl. moms)
118,95 kr
(inkl. moms)
GRATIS leverans för online beställningar över 500,00 kr
I lager
- Dessutom levereras 2 125 enhet(er) från den 23 februari 2026
Behöver du mer? Ange den kvantitet du behöver och klicka på "Kontrollera leveransdatum"
Enheter | Per enhet | Per förpackning* |
|---|---|---|
| 25 + | 3,806 kr | 95,15 kr |
*vägledande pris
- RS-artikelnummer:
- 171-3409
- Tillv. art.nr:
- 74VHC573FT
- Tillverkare / varumärke:
- Toshiba
Specifikationer
Datablad
Lagstiftning och ursprungsland
Produktdetaljer
Hitta liknande produkter genom att välja ett eller flera attribut.
Välj alla | Attribut | Värde |
|---|---|---|
| Varumärke | Toshiba | |
| Logikfamilj | 74VHC | |
| Produkttyp | Oktal D-latch | |
| Logikfunktion | D-typ | |
| Spärrläge | Transparent | |
| Antal bitar | 8 | |
| Antal kanaler | 8 | |
| Polaritet | Inverterande | |
| Fästetyp | Yta | |
| Kapseltyp | TSSOP | |
| Minsta matningsspänning | 2V | |
| Maximal matningsspänning | 5.5V | |
| Antal ben | 20 | |
| Minsta arbetsstemperatur | -40°C | |
| Maximal arbetstemperatur | 125°C | |
| Bredd | 4.4 mm | |
| Längd | 6.5mm | |
| Serie | 74VHC | |
| Standarder/godkännanden | No | |
| Höjd | 1mm | |
| Fordonsstandard | AEC-Q100 | |
| Välj alla | ||
|---|---|---|
Varumärke Toshiba | ||
Logikfamilj 74VHC | ||
Produkttyp Oktal D-latch | ||
Logikfunktion D-typ | ||
Spärrläge Transparent | ||
Antal bitar 8 | ||
Antal kanaler 8 | ||
Polaritet Inverterande | ||
Fästetyp Yta | ||
Kapseltyp TSSOP | ||
Minsta matningsspänning 2V | ||
Maximal matningsspänning 5.5V | ||
Antal ben 20 | ||
Minsta arbetsstemperatur -40°C | ||
Maximal arbetstemperatur 125°C | ||
Bredd 4.4 mm | ||
Längd 6.5mm | ||
Serie 74VHC | ||
Standarder/godkännanden No | ||
Höjd 1mm | ||
Fordonsstandard AEC-Q100 | ||
The 74VHC573FT is an advanced high speed CMOS OCTAL LATCH with 3-STATE OUTPUT fabricated with silicon gate C2MOS technology. It achieves the high speed operation similar to equivalent Bipolar Schottky TTL while maintaining the CMOS low power dissipation. This 8-bit D-type latch is controlled by a latch enable input (LE) and an output enable input (OE). When the OE input is high, the eight outputs are in a high impedance state. An input protection circuit ensures that 0 to 5.5 V can be applied to the input pins without regard to the supply voltage. This device can be used to interface 5 V to 3 V systems and two supply systems such as battery back up. This circuit prevents device destruction due to mismatched supply and input voltages
Wide operating temperature range: Topr = -40 to 125
High speed: fMAX = 180 MHz (typ.) at VCC = 5.0 V
Low power dissipation: ICC = 4.0 μA (max) at Ta = 25
High noise immunity: VNIH = VNIL = 28% VCC (min)
Power-down protection is provided on all inputs.
Balanced propagation delays: tPLH ≈ tPHL
Wide operating voltage range: VCC(opr) = 2.0 V to 5.5 V
Low noise: VOLP = 1.0 V (max)
Pin and function compatible with the 74 series
(74AC/HC/AHC/LV etc.) 573 type.
Relaterade länkar
- Toshiba AEC-Q100 Transparent 20 Ben, TSSOP 8
- Toshiba Transparent CMOS TSSOP 8
- Toshiba Transparent Flip-Flop av D-typ SOIC 8
- Nexperia Transparent 3 lägen TSSOP 8
- Nexperia Transparent 3 lägen TSSOP-20 8
- Nexperia Transparent 3 lägen SO 8
- Texas Instruments Transparent 3 lägen SOIC 8
- Renesas Electronics Transparent CMOS SOIC 8
