Lattice Semiconductor FPGA iCE40 3520 celler, 80000 bit 440 block, 144 Ben TQFP
- RS-artikelnummer:
- 772-0057P
- Tillv. art.nr:
- iCE40HX4K-TQ144
- Tillverkare / varumärke:
- Lattice Semiconductor
Antal 1 enhet (levereras på en bricka)*
83,78 kr
(exkl. moms)
104,72 kr
(inkl. moms)
GRATIS leverans för online beställningar över 750,00 kr
I lager
- 450 enhet(er) är redo att levereras
Behöver du mer? Ange den kvantitet du behöver och klicka på "Kontrollera leveransdatum"
Enheter | Per enhet |
|---|---|
| 1 + | 83,78 kr |
*vägledande pris
- RS-artikelnummer:
- 772-0057P
- Tillv. art.nr:
- iCE40HX4K-TQ144
- Tillverkare / varumärke:
- Lattice Semiconductor
Specifikationer
Datablad
Lagstiftning och ursprungsland
Produktdetaljer
Hitta liknande produkter genom att välja ett eller flera attribut.
Välj alla | Attribut | Värde |
|---|---|---|
| Varumärke | Lattice Semiconductor | |
| Serie | iCE40 | |
| Produkttyp | FPGA | |
| Antal logikceller | 3520 | |
| Antal logikenheter | 440 | |
| Antal register | 3520 | |
| Typ av fäste | Yta | |
| Minsta matningsspänning | 1.14V | |
| Kapseltyp | TQFP | |
| Antal ben | 144 | |
| Maximal matningsspänning | 1.26V | |
| Antal RAM-bitar | 80000bit | |
| Minsta arbetsstemperatur | -40°C | |
| Maximal arbetstemperatur | 85°C | |
| Längd | 20mm | |
| Standarder/godkännanden | No | |
| Höjd | 1.45mm | |
| Fordonsstandard | Nej | |
| Välj alla | ||
|---|---|---|
Varumärke Lattice Semiconductor | ||
Serie iCE40 | ||
Produkttyp FPGA | ||
Antal logikceller 3520 | ||
Antal logikenheter 440 | ||
Antal register 3520 | ||
Typ av fäste Yta | ||
Minsta matningsspänning 1.14V | ||
Kapseltyp TQFP | ||
Antal ben 144 | ||
Maximal matningsspänning 1.26V | ||
Antal RAM-bitar 80000bit | ||
Minsta arbetsstemperatur -40°C | ||
Maximal arbetstemperatur 85°C | ||
Längd 20mm | ||
Standarder/godkännanden No | ||
Höjd 1.45mm | ||
Fordonsstandard Nej | ||
Field Programmable Gate Arrays, Lattice Semiconductor
En FPGA är en halvledarkomponent som består av en matris av konfigurerbara logikblock (CLB) som är sammankopplade genom programmerbara interconnects. Användaren bestämmer dessa sammankopplingar genom att programmera SRAM. En CLB kan vara enkel (AND-, OR-grindar etc.) eller komplex (ett RAM-block). FPGA gör det möjligt att göra ändringar i en design även efter att enheten är lödd i ett kretskort.
