Nexperia AEC-Q100 klass 1, Flip-flop IC, HC, CMOS, 14 Ben, SO-14
- RS-artikelnummer:
- 243-4415
- Tillv. art.nr:
- 74HC73D-Q100J
- Tillverkare / varumärke:
- Nexperia
Antal (1 rulle med 2500 enheter)*
6 782,50 kr
(exkl. moms)
8 477,50 kr
(inkl. moms)
GRATIS leverans för online beställningar över 750,00 kr
Tillfälligt slut
- Leverans från den 10 november 2026
Behöver du mer? Ange den kvantitet du behöver och klicka på "Kontrollera leveransdatum"
Enheter | Per enhet | Per rulle* |
|---|---|---|
| 2500 + | 2,713 kr | 6 782,50 kr |
*vägledande pris
- RS-artikelnummer:
- 243-4415
- Tillv. art.nr:
- 74HC73D-Q100J
- Tillverkare / varumärke:
- Nexperia
Specifikationer
Datablad
Lagstiftning och ursprungsland
Produktdetaljer
Hitta liknande produkter genom att välja ett eller flera attribut.
Välj alla | Attribut | Värde |
|---|---|---|
| Varumärke | Nexperia | |
| Produkttyp | Flip-flop IC | |
| Logikfamilj | HC | |
| Ingångstyp | Enkel | |
| Utgångstyp | CMOS | |
| Polaritet | Negativt | |
| Typ av fäste | Yta | |
| Minsta matningsspänning | 2V | |
| Kapseltyp | SO-14 | |
| Antal ben | 14 | |
| Maximal matningsspänning | 6V | |
| Trigger Type | Negativ kant | |
| Flip-Flop-typ | JK Typ | |
| Minsta arbetsstemperatur | -40°C | |
| Maximal arbetstemperatur | 125°C | |
| Serie | 74HC73-Q100 | |
| Standarder/godkännanden | HBM JESD22-A114F, AEC-Q100 (Grade 1), JEDEC Standards JESD8C (2.7 V to 3.6 V), JESD7A (2.0 V to 6.0 V), MM JESD22-A115-A | |
| Fordonsstandard | AEC-Q100 klass 1 | |
| Välj alla | ||
|---|---|---|
Varumärke Nexperia | ||
Produkttyp Flip-flop IC | ||
Logikfamilj HC | ||
Ingångstyp Enkel | ||
Utgångstyp CMOS | ||
Polaritet Negativt | ||
Typ av fäste Yta | ||
Minsta matningsspänning 2V | ||
Kapseltyp SO-14 | ||
Antal ben 14 | ||
Maximal matningsspänning 6V | ||
Trigger Type Negativ kant | ||
Flip-Flop-typ JK Typ | ||
Minsta arbetsstemperatur -40°C | ||
Maximal arbetstemperatur 125°C | ||
Serie 74HC73-Q100 | ||
Standarder/godkännanden HBM JESD22-A114F, AEC-Q100 (Grade 1), JEDEC Standards JESD8C (2.7 V to 3.6 V), JESD7A (2.0 V to 6.0 V), MM JESD22-A115-A | ||
Fordonsstandard AEC-Q100 klass 1 | ||
The Nexperia dual negative edge triggered JK flip-flop with individual J, K, clock (nCP) and reset (nR) inputs and complementary nQ and nQ outputs. The J and K inputs must be stable one set-up time prior to the HIGH-to-LOW clock transition for predictable operation. (nR) is asynchronous, when LOW it overrides the clock and data inputs, forcing the nQ output LOW and the nQ output high. Schmitt-trigger action in the clock input makes the circuit highly tolerant to slower clock rise and fall times. Inputs include clamp diodes. This enables the use of current limiting resistors to interface inputs to voltages in excess of VCC.
Automotive product qualification in accordance with AEC-Q100 (Grade 1)
Specified from -40 °C to +85 °C and from -40 °C to +125 °C
CMOS low-power dissipation
Wide supply voltage range from 2.0 to 6.0 V
High noise immunity
Latch-up performance exceeds 100 mA per JESD 78 Class II Level B
