Nexperia, 2, Flip-flop IC, 74LVC, D-typ, 14 Ben, TSSOP

Mängdrabatt möjlig

Antal (1 förpackning med 50 enheter)*

87,90 kr

(exkl. moms)

109,90 kr

(inkl. moms)

Add to Basket
välj eller skriv kvantitet
I lager
  • 1 000 enhet(er) är redo att levereras
Behöver du mer? Ange den kvantitet du behöver och klicka på "Kontrollera leveransdatum"

Enheter
Per enhet
Per förpackning*
50 - 1001,758 kr87,90 kr
150 - 2501,077 kr53,85 kr
300 - 5501,051 kr52,55 kr
600 - 12001,024 kr51,20 kr
1250 +0,997 kr49,85 kr

*vägledande pris

Förpackningsalternativ:
RS-artikelnummer:
170-5415
Tillv. art.nr:
74LVC74APW,118
Tillverkare / varumärke:
Nexperia
Hitta liknande produkter genom att välja ett eller flera attribut.
Välj alla

Varumärke

Nexperia

Logikfamilj

74LVC

Produkttyp

Flip-flop IC

Ingångstyp

Enkel

Utgångstyp

D-typ

Klockfrekvens

120MHz

Polaritet

Inverterande, Icke inverterande

Typ av fäste

Yta

Kapseltyp

TSSOP

Minsta matningsspänning

1.65V

Maximal matningsspänning

3.6V

Antal ben

14

Maximal propagationsfördröjning @ CL

6.5ns

Minsta arbetsstemperatur

-40°C

Trigger Type

Positiv kant

Flip-Flop-typ

D-vippa

Maximal arbetstemperatur

125°C

Antal element per chip

2

Höjd

0.95mm

Standarder/godkännanden

No

Längd

5.1mm

Fordonsstandard

Nej

74LVC74A är en D-typ flip-flop med dubbel kantutlösning med enskilda dataingångar (nD), klockingångar (nCP), inställningsingångar (nSD) och (nRD) samt kompletterande nQ- och nQ-utgångar. Inställningen och återställningen är asynkron aktiv LOW-ingångar och fungerar oberoende av klockingången. Information om dataingången överförs till nQ-utgången vid LÅG-till-HÖG-övergången av klockpulsen. De nD-ingångarna måste vara stabila en inställningstid före övergången från LÅG till HÖG klocka, för förutsägbar drift.

Blandade 5 V och 3,3 V tillämpningar

Förbättrad signalintegritet med integrerade termineringsmotstånd

Hög immunitet mot brus

Flöde genom stiften för enkel layout

Brett matningsspänningsområde

Låg spridningsfördröjning

Överspänningstoleranta ingångsalternativ

Integrerade källtermineringsmotståndsalternativ

Alternativ för busshållning

Frekvensindelning

Kontrollerade fördröjningar

Gränssnitt mellan asynkrona och synkrona system

Relaterade länkar