Microchip Interface-krets 3.3 V 1000 Mbps, 132 Ben, VQFN 3.3 V
- RS-artikelnummer:
- 352-217
- Tillv. art.nr:
- LAN9646-I/MXX
- Tillverkare / varumärke:
- Microchip
Mängdrabatt möjlig
Antal (1 enhet)*
191,30 kr
(exkl. moms)
239,12 kr
(inkl. moms)
GRATIS leverans för online beställningar över 500,00 kr
I lager
- Dessutom levereras 158 enhet(er) från den 09 februari 2026
Behöver du mer? Ange den kvantitet du behöver och klicka på "Kontrollera leveransdatum"
Enheter | Per enhet |
|---|---|
| 1 - 9 | 191,30 kr |
| 10 + | 172,03 kr |
*vägledande pris
- RS-artikelnummer:
- 352-217
- Tillv. art.nr:
- LAN9646-I/MXX
- Tillverkare / varumärke:
- Microchip
Specifikationer
Datablad
Lagstiftning och ursprungsland
Produktdetaljer
Hitta liknande produkter genom att välja ett eller flera attribut.
Välj alla | Attribut | Värde |
|---|---|---|
| Brand | Microchip | |
| Produkttyp | Interface-krets | |
| Maximal datahastighet | 1000Mbps | |
| Kommunikationsläge | Full Duplex/Halv duplex | |
| Stödd standard | IEEE, | |
| Kapseltyp | VQFN | |
| Antal ben | 132 | |
| Maximal matningsspänning | 3.3V | |
| Minsta arbetsstemperatur | -40°C | |
| Maximal arbetstemperatur | 85°C | |
| Minsta matningsspänning | 3.3V | |
| Standarder/godkännanden | RoHS | |
| Fordonsstandard | Nej | |
| Matningsström | 680mA | |
| Välj alla | ||
|---|---|---|
Brand Microchip | ||
Produkttyp Interface-krets | ||
Maximal datahastighet 1000Mbps | ||
Kommunikationsläge Full Duplex/Halv duplex | ||
Stödd standard IEEE, | ||
Kapseltyp VQFN | ||
Antal ben 132 | ||
Maximal matningsspänning 3.3V | ||
Minsta arbetsstemperatur -40°C | ||
Maximal arbetstemperatur 85°C | ||
Minsta matningsspänning 3.3V | ||
Standarder/godkännanden RoHS | ||
Fordonsstandard Nej | ||
Matningsström 680mA | ||
The Microchip 6 port gigabit Ethernet switch with numerous advanced features with 4 of the 6 ports incorporate 10/100/1000 Mbps PHYs. The other two ports have interfaces that can be configured as SGMII, RGMII, MII or RMII. Either of these may connect directly to a host processor or to an external PHY. Full register access is available by SPI or I²C interfaces, and by optional in-band management via any of the data ports. PHY register access is provided by a MIIM interface.
Full-chip software power-down
Energy detect power-down
Wake on LAN support
Programmable rate limiting at ingress and egress ports
Broadcast storm protection
Self-address filtering for implementing ring topologies
MAC filtering function to filter or forward unknown unicast, multicast and VLAN packets
