Nexperia, 74HC Yta 1 SO, 16 Ben
- RS-artikelnummer:
- 170-7987
- Tillv. art.nr:
- 74HC165D,653
- Tillverkare / varumärke:
- Nexperia
Antal (1 rulle med 2500 enheter)*
2 875,00 kr
(exkl. moms)
3 600,00 kr
(inkl. moms)
GRATIS leverans för online beställningar över 500,00 kr
Tillfälligt slut
- 5 000 enhet(er) levereras från den 01 april 2026
Behöver du mer? Ange den kvantitet du behöver och klicka på "Kontrollera leveransdatum"
Enheter | Per enhet | Per rulle* |
|---|---|---|
| 2500 + | 1,15 kr | 2 875,00 kr |
*vägledande pris
- RS-artikelnummer:
- 170-7987
- Tillv. art.nr:
- 74HC165D,653
- Tillverkare / varumärke:
- Nexperia
Specifikationer
Datablad
Lagstiftning och ursprungsland
Produktdetaljer
Hitta liknande produkter genom att välja ett eller flera attribut.
Välj alla | Attribut | Värde |
|---|---|---|
| Varumärke | Nexperia | |
| Produkttyp | Skiftregister | |
| Kapseltyp | SO | |
| Logikfamilj | 74HC | |
| Fästetyp | Yta | |
| Antal element | 1 | |
| Minsta matningsspänning | 2V | |
| Antal ben | 16 | |
| Maximal matningsspänning | 6V | |
| Trigger Type | Positiv kant | |
| Maximal arbetstemperatur | 125°C | |
| Bredd | 4 mm | |
| Längd | 10mm | |
| Standarder/godkännanden | No | |
| Serie | 74HC165 | |
| Höjd | 1.75mm | |
| Fordonsstandard | Nej | |
| Välj alla | ||
|---|---|---|
Varumärke Nexperia | ||
Produkttyp Skiftregister | ||
Kapseltyp SO | ||
Logikfamilj 74HC | ||
Fästetyp Yta | ||
Antal element 1 | ||
Minsta matningsspänning 2V | ||
Antal ben 16 | ||
Maximal matningsspänning 6V | ||
Trigger Type Positiv kant | ||
Maximal arbetstemperatur 125°C | ||
Bredd 4 mm | ||
Längd 10mm | ||
Standarder/godkännanden No | ||
Serie 74HC165 | ||
Höjd 1.75mm | ||
Fordonsstandard Nej | ||
The 74HC165, 74HCT165 are high-speed Si-gate CMOS devices. They are pin compatible with Low-power Schottky TTL (LSTTL). The 74HC165, 74HCT165 are 8-bit parallel-load or serial-in shift registers with complementary serial outputs (Q7 and Q7) available from the last stage. When the parallel load (PL) input is LOW, parallel data from the D0 to D7 inputs are loaded into the register asynchronously. When PL is HIGH, data enters the register serially at the DS input and shifts one place to the right (Q0 → Q1 → Q2, etc.) with each positive-going clock transition. This feature allows parallel-to-serial converter expansion by tying the Q7 output to the DS input of the succeeding stage. The clock input is a gated-OR structure which allows one input to be used as an active LOW clock enable (CE) input.
Simple control interface
I/O expansion
Asynchronous and synchronous load options
High frequency
Cascadable
LED drivers
Key applications
Displays
Control units
