Nexperia, 74HC Yta 1 TSSOP, 16 Ben
- RS-artikelnummer:
- 170-5422
- Tillv. art.nr:
- 74HC4094PW,118
- Tillverkare / varumärke:
- Nexperia
Mängdrabatt möjlig
Antal (1 förpackning med 25 enheter)*
108,30 kr
(exkl. moms)
135,375 kr
(inkl. moms)
GRATIS leverans för online beställningar över 500,00 kr
Tillfälligt slut
- Leverans från den 05 oktober 2026
Behöver du mer? Ange den kvantitet du behöver och klicka på "Kontrollera leveransdatum"
Enheter | Per enhet | Per förpackning* |
|---|---|---|
| 25 - 100 | 4,332 kr | 108,30 kr |
| 125 - 225 | 2,576 kr | 64,40 kr |
| 250 - 725 | 2,455 kr | 61,38 kr |
| 750 - 1475 | 2,334 kr | 58,35 kr |
| 1500 + | 2,02 kr | 50,50 kr |
*vägledande pris
- RS-artikelnummer:
- 170-5422
- Tillv. art.nr:
- 74HC4094PW,118
- Tillverkare / varumärke:
- Nexperia
Specifikationer
Datablad
Lagstiftning och ursprungsland
Produktdetaljer
Hitta liknande produkter genom att välja ett eller flera attribut.
Välj alla | Attribut | Värde |
|---|---|---|
| Varumärke | Nexperia | |
| Produkttyp | Skiftregister | |
| Kapseltyp | TSSOP | |
| Logikfamilj | 74HC | |
| Fästetyp | Yta | |
| Antal element | 1 | |
| Minsta matningsspänning | 2V | |
| Antal ben | 16 | |
| Maximal matningsspänning | 6V | |
| Trigger Type | Positiv kant | |
| Maximal arbetstemperatur | 125°C | |
| Höjd | 1.1mm | |
| Bredd | 4.5 mm | |
| Längd | 5.1mm | |
| Serie | 74HC4094 | |
| Standarder/godkännanden | No | |
| Fordonsstandard | Nej | |
| Välj alla | ||
|---|---|---|
Varumärke Nexperia | ||
Produkttyp Skiftregister | ||
Kapseltyp TSSOP | ||
Logikfamilj 74HC | ||
Fästetyp Yta | ||
Antal element 1 | ||
Minsta matningsspänning 2V | ||
Antal ben 16 | ||
Maximal matningsspänning 6V | ||
Trigger Type Positiv kant | ||
Maximal arbetstemperatur 125°C | ||
Höjd 1.1mm | ||
Bredd 4.5 mm | ||
Längd 5.1mm | ||
Serie 74HC4094 | ||
Standarder/godkännanden No | ||
Fordonsstandard Nej | ||
- COO (ursprungsland):
- TH
The 74HC4094 74HCT4094 is an 8-bit serial-in/serial or parallel-out shift register with a storage register and 3-state outputs. Both the shift and storage register have separate clocks. The device features a serial input (D) and two serial outputs (QS1 and QS2) to enable cascading. Data is shifted on the LOW-to-HIGH transitions of the CP input. Data is available at QS1 on the LOW-to-HIGH transitions of the CP input to allow cascading when clock edges are fast. The same data is available at QS2 on the next HIGH-to-LOW transition of the CP input to allow cascading when clock edges are slow.
Simple control interface
I/O expansion
Asynchronous and synchronous load options
High frequency
Cascadable
LED drivers
Displays
Control units
