Renesas Electronics Klockbuffert, 16 Ben, TSSOP 4
- RS-artikelnummer:
- 216-6206P
- Tillv. art.nr:
- 8305AGLF
- Tillverkare / varumärke:
- Renesas Electronics
Antal 2 enheter (levereras i ett rör)*
73,13 kr
(exkl. moms)
91,412 kr
(inkl. moms)
GRATIS leverans för online beställningar över 750,00 kr
Sista RS lager
- Slutlig(a) 148 enhet(er), redo att levereras
Enheter | Per enhet |
|---|---|
| 2 + | 36,565 kr |
*vägledande pris
- RS-artikelnummer:
- 216-6206P
- Tillv. art.nr:
- 8305AGLF
- Tillverkare / varumärke:
- Renesas Electronics
Specifikationer
Datablad
Lagstiftning och ursprungsland
Produktdetaljer
Hitta liknande produkter genom att välja ett eller flera attribut.
Välj alla | Attribut | Värde |
|---|---|---|
| Varumärke | Renesas Electronics | |
| Produkttyp | Klockbuffert | |
| Typ av fäste | Yta | |
| Kapseltyp | TSSOP | |
| Minsta matningsspänning | 1.5V | |
| Antal ben | 16 | |
| Maximal matningsspänning | 3.3V | |
| Minsta arbetsstemperatur | 0°C | |
| Maximal arbetstemperatur | 70°C | |
| Höjd | 0.9mm | |
| Standarder/godkännanden | No | |
| Serie | 8305A | |
| Längd | 4mm | |
| Fordonsstandard | Nej | |
| Välj alla | ||
|---|---|---|
Varumärke Renesas Electronics | ||
Produkttyp Klockbuffert | ||
Typ av fäste Yta | ||
Kapseltyp TSSOP | ||
Minsta matningsspänning 1.5V | ||
Antal ben 16 | ||
Maximal matningsspänning 3.3V | ||
Minsta arbetsstemperatur 0°C | ||
Maximal arbetstemperatur 70°C | ||
Höjd 0.9mm | ||
Standarder/godkännanden No | ||
Serie 8305A | ||
Längd 4mm | ||
Fordonsstandard Nej | ||
The Renesas Electronics ICS8305 is a low skew, 1-to-4, Differential/ LVCMOS-to-LVCMOS/LVTTL Fanout Buffer. The ICS8305 has selectable clock inputs that accept either differential or single ended input levels. The clock enable is internally synchronized to eliminate runt pulses on the outputs during asynchronous assertion/deassertion of the clock enable pin. Outputs are forced LOW when the clock is disabled. A separate output enable pin controls whether the outputs are in the active or high impedance state.
Four LVCMOS / LVTTL outputs, 7 output impedance
Selectable differential or LVCMOS / LVTTL clock inputs
CLK, nCLK pair can accept the following differential input levels:
LVPECL, LVDS, LVHSTL, HCSL, SSTL
LVCMOS_CLK supports the following input types: LVCMOS,
LVTTL
Maximum output frequency: 350MHz
Output skew: 35ps (maximum)
Part-to-part skew: 700ps (maximum)
Additive phase jitter, RMS: 0.04ps (typical)
