Renesas Electronics Bussändtagare Sändtagare, 7 Bit CMOS, 56 Ben, TSSOP
- RS-artikelnummer:
- 263-7972P
- Tillv. art.nr:
- 74LVCH16543APAG
- Tillverkare / varumärke:
- Renesas Electronics
För närvarande inte tillgänglig
Vi vet inte om den här artikeln kommer tillbaka i lager, RS har för avsikt att ta bort den från vårt utbud snart.
- RS-artikelnummer:
- 263-7972P
- Tillv. art.nr:
- 74LVCH16543APAG
- Tillverkare / varumärke:
- Renesas Electronics
Specifikationer
Datablad
Lagstiftning och ursprungsland
Produktdetaljer
Hitta liknande produkter genom att välja ett eller flera attribut.
Välj alla | Attribut | Värde |
|---|---|---|
| Varumärke | Renesas Electronics | |
| Produkttyp | Bussändtagare | |
| Logikfunktion | Sändtagare | |
| Antal kanaler | 7 | |
| Kapseltyp | TSSOP | |
| Minsta matningsspänning | 2.7V | |
| Antal ben | 56 | |
| Ingångsnivå | CMOS | |
| Maximal matningsspänning | 3.6V | |
| Maximal propagationsfördröjning @ CL | 7.4ns | |
| Minsta arbetsstemperatur | -40°C | |
| Utgångsnivå | CMOS | |
| Maximal arbetstemperatur | 85°C | |
| Maximal högnivå-utström | -24mA | |
| Maximal lågnivå-utström | 24mA | |
| Standarder/godkännanden | RoHS | |
| Serie | IDT74LVCH16543A | |
| Utgångstyp | 3 lägen | |
| Fordonsstandard | Nej | |
| Välj alla | ||
|---|---|---|
Varumärke Renesas Electronics | ||
Produkttyp Bussändtagare | ||
Logikfunktion Sändtagare | ||
Antal kanaler 7 | ||
Kapseltyp TSSOP | ||
Minsta matningsspänning 2.7V | ||
Antal ben 56 | ||
Ingångsnivå CMOS | ||
Maximal matningsspänning 3.6V | ||
Maximal propagationsfördröjning @ CL 7.4ns | ||
Minsta arbetsstemperatur -40°C | ||
Utgångsnivå CMOS | ||
Maximal arbetstemperatur 85°C | ||
Maximal högnivå-utström -24mA | ||
Maximal lågnivå-utström 24mA | ||
Standarder/godkännanden RoHS | ||
Serie IDT74LVCH16543A | ||
Utgångstyp 3 lägen | ||
Fordonsstandard Nej | ||
- COO (ursprungsland):
- TW
The Renesas Electronics 16-bit transceiver is built using advanced dual metal CMOS technology. These high-speed, low-power transceivers are ideal for synchronous communication between two buses. The direction and output enable controls operate these devices as either two independent 8-bit transceivers or one 16-bit transceiver. The direction control pin controls the direction of data flow. The output enable pin overrides the direction control and disables both ports. All inputs are designed with hysteresis for improved noise margin.
Supports hot insertion
Available in SSOP and TSSOP packages
Reduced system switching noise
