Nexperia Latch av typ D D-typ 74HCT, 8 Bit Icke inverterande, 20 Ben, SO
- RS-artikelnummer:
- 170-8071
- Tillv. art.nr:
- 74HCT373D,652
- Tillverkare / varumärke:
- Nexperia
För närvarande inte tillgänglig
Vi vet inte om den här artikeln kommer tillbaka i lager, RS har för avsikt att ta bort den från vårt utbud snart.
- RS-artikelnummer:
- 170-8071
- Tillv. art.nr:
- 74HCT373D,652
- Tillverkare / varumärke:
- Nexperia
Specifikationer
Datablad
Lagstiftning och ursprungsland
Produktdetaljer
Hitta liknande produkter genom att välja ett eller flera attribut.
Välj alla | Attribut | Värde |
|---|---|---|
| Varumärke | Nexperia | |
| Produkttyp | Latch av typ D | |
| Logikfamilj | 74HCT | |
| Logikfunktion | D-typ | |
| Antal kanaler | 8 | |
| Polaritet | Icke inverterande | |
| Fästetyp | Yta | |
| Kapseltyp | SO | |
| Antal ben | 20 | |
| Minsta matningsspänning | 4.5V | |
| Ingångsnivå | TTL | |
| Maximal matningsspänning | 5.5V | |
| Maximal propagationsfördröjning @ CL | 45ns | |
| Minsta arbetsstemperatur | -40°C | |
| Maximal arbetstemperatur | 125°C | |
| Längd | 13mm | |
| Serie | 74HCT | |
| Bredd | 7.6 mm | |
| Standarder/godkännanden | No | |
| Höjd | 2.45mm | |
| Utgångstyp | 3 lägen | |
| Fordonsstandard | Nej | |
| Välj alla | ||
|---|---|---|
Varumärke Nexperia | ||
Produkttyp Latch av typ D | ||
Logikfamilj 74HCT | ||
Logikfunktion D-typ | ||
Antal kanaler 8 | ||
Polaritet Icke inverterande | ||
Fästetyp Yta | ||
Kapseltyp SO | ||
Antal ben 20 | ||
Minsta matningsspänning 4.5V | ||
Ingångsnivå TTL | ||
Maximal matningsspänning 5.5V | ||
Maximal propagationsfördröjning @ CL 45ns | ||
Minsta arbetsstemperatur -40°C | ||
Maximal arbetstemperatur 125°C | ||
Längd 13mm | ||
Serie 74HCT | ||
Bredd 7.6 mm | ||
Standarder/godkännanden No | ||
Höjd 2.45mm | ||
Utgångstyp 3 lägen | ||
Fordonsstandard Nej | ||
The 74HC373: 74HCT373 is an octal D-type transparent latch with 3-state outputs. The device features latch enable (LE) and output enable (OE) inputs. When LE is HIGH, data at the inputs enter the latches. In this condition the latches are transparent, a latch output will change each time its corresponding D-input changes. When LE is LOW the latches store the information that was present at the inputs a set-up time preceding the HIGH-to-LOW transition of LE. A HIGH on OE causes the outputs to assume a high-impedance OFF-state. Operation of the OE input does not affect the state of the latches. Inputs include clamp diodes. This enables the use of current limiting resistors to interface inputs to voltages in excess of VCC.
Low switch leakage
